# Организация ЭВМ и систем

(7 семестр)

#### Цель дисциплины:

•получить знания и навыки, необходимые для проектирования и эффективного использования современных аппаратных вычислительных средств.

#### Задачами дисциплины является изучение:

- •принципов организации ЭВМ;
- •методики проектирования ЭВМ и устройств, их составляющих.

#### ОСНОВНАЯ ЛИТЕРАТУРА

- 1. Цилькер Б.Я., Орлов С.А. Организация ЭВМ и систем: Учебник для вузов. СПб.: Питер, 2004. 668 с.: ил.
- 2. Угрюмов Е. П. Цифровая схемотехника: Учеб. Пособие для вузов. 2-е изд., перераб. и доп. СПб.: БХВ-Петербург, 2004. 800 с.: ил.
- 3. Каган Б.М. Электронные вычислительные машины и системы. М.: Энергоатомиздат, 1991.

# План проведения теоретических и практических занятий:

| Семестр | Теоретические<br>занятия                                                                                                                                                | Лабораторные работы                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | Самостоятельная<br>работа                  | Вид<br>отчетности |
|---------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|-------------------|
| 8       | •Принципы построения и архитектура ЭВМ  •Устройства управления ЭВМ  •Операционные устройства ЭВМ  •Процессорные устройства  •Организация шин  •Организация ввода-вывода | <ul> <li>Разработка радиоэлектронной аппаратуры на основе микроконтроллеров ARM7 TDMI в интегрированной среде Keil uVISION</li> <li>Изучение средств ввода и вывода алфавитно-цифровой информации и индикации с использованием микроконтроллеров ARM7</li> <li>Изучение принципов работы цифровых осциллографов</li> <li>Синхронизация микроконтроллера и управление таймерами</li> <li>Система прерываний микроконтроллера и управление интерфейсом RS232</li> <li>Интерфейс CAN</li> <li>Реализация технологии тонкого клиента на платформе RaspberryPi</li> <li>Свободная тема (Система мониторинга сети на RaspberryPi)</li> </ul> | Домашнее задание.<br>Проектирование<br>СНК | экзамен           |

# І.Принципы построения и архитектура ЭВМ

- Общие принципы построения современных ЭВМ.
- Основные тенденции развития ЭВМ.
- Классификация архитектур системы команд (СК).
- RISC, CISC, VLIW архитектура.
- Типы команд.
- Форматы команд.
- Способы адресации.

# Общие принципы построения современных ЭВМ

## Принципы Фон-Неймана

- -Двоичное кодирование информации
- -Программное управление
- -Адресность памяти
- -Однородность памяти

#### OКОД, SISD



-Гарвардская архитектура (ОП для хранения команд и ОП для хранения данных) Принстонская архитектура (ОП для хранения команд и данных)

## Принципы микропрограммного управления



Любое цифровое устройство можно рассматривать, как совокупность операционного и управляющего блока.

Любая команда или последовательность команд реализуется в операционном блоке за несколько тактов

Последовательность сигналов управления должна выдаваться устройством управления в соответствии с поступающей на вход командой и текущим состоянием операционного блока

Состояние линий управления в каждом такте задает микрокоманду. Совокупность микрокоманд, необходимых для реализации команды называется микропрограммой.

## Принцип конвейерной обработки



Конвейерная обработка представляет собой процесс, при котором сложные действия разделяются на более короткие стадии. Их параллельное выполнение для последовательности действий позволяет более полно использовать обрабатывающие ресурсы конвейера.

# Структура современных ЭВМ с архитектурой Фон-Неймана

- -Центральное процессорное устройство (ЦПУ).
  - Арифметико-логическое устройство (АЛУ)
  - -Устройство управления (УУ)
  - -Регистры общего назначения (РОН)
- -Основная память
- -Система ввода-вывода
- -Внешние устройства
- -Внешняя память
- -Система передачи информации
- -Система синхронизации
- -Система прерываний
- -Система прямого доступа к памяти
- -Система подвода питания/земли и система энергосбережения
- -Система повышения отказоустойчивости

# Компьютеры с «не Фон-Неймовской» архитектурой

**Нейрокомпьютеры** — устройство переработки информации на основе принципов работы естественных нейронных систем.

Когнитивный компьютинг —

вычислительная технология, основанная на имитации процесса познания на нейросинаптических структурах

**Компьютеры, управляются потоком данных -** выполнение каждой операции производится при готовности всех её операндов, при этом последовательность выполнения команд заранее не задаётся

**Квантовые компьютеры -** вычислительное устройство, работающее на основе квантовой механики. Квантовый компьютер принципиально отличается от классических компьютеров, работающих на основе классической механики.

TrueNorth neurosynaptic computer chip



TrueNorth chip (08.2014):

- Не Фон-Неймановская архитектура
- 5.4 миллиарда транзисторов
- 4,096 нейросинаптических ядра
- Миллион нейронов и 256 миллионов синапсов (связей между нейронами)
- Произведен по технологии 28nm
- Потребляет 70mW

## ЭВМ с непосредственными связями



- (+) При построении оптимальных линий связи вычислительная машина обладает максимальным быстродействием.
- (-) Ограничение на количество выводов микросхем не позволяет организовать широкие шины.
- (-) Канал между ОП и ЦПУ является узким местом.
- (-) Реконфигурация системы требует изменения характеристик линий связи.

## ЭВМ с магистральной структурой



- Шина, используемая всеми устройствами системы для передачи данных называется системной.
- Для разгрузки системной шины используют иерархию шин.
- По назначению, разделяют шины адреса, шины данных и шины управления.

## Примеры построения ЭВМ с иерархией шин



#### Основные тенденции развития ЭВМ

- Повышение степени интеграции элементной базы
  - -Увеличение набора команд -Увеличение степени аппаратной поддержки.
- Наличие семантического разрыва



#### Проблема семантического разрыва

Технология программирования непрерывно развивается, что позволяет увеличивать функциональность программ и сокращать время их разработки. Создание проблемно-ориентированных языков высокого уровня усугубляет принципиальное отличие языка машинных команд, реализуемого компьютером, от языков, используемых при написании программ. Данная проблема носит название "семантического разрыва" и выражается в неоправданном падении производительности вычислительной системы.

# Архитектура системы команд

В команде указывается, какую операцию выполнять (КОП), над какими операндами выполнять операцию, а также куда поместить операнд.



RISC – Reduced Instruction Set Computer; CISC – Complex Instruction Set Computer; VLIW – Very Long Instruction Word; ROSC - Removed Operand Set Computer

# Сравнение CISC, RISC и VLIW архитектур СК

| Характеристика                       | CISC                                              | RISC                                      | VLIW                                     |
|--------------------------------------|---------------------------------------------------|-------------------------------------------|------------------------------------------|
| Длина команды                        | Различная                                         | Одинаковая                                | Одинаковая                               |
| Расположение<br>полей в<br>командах  | Различное                                         | Одинаковое                                | Одинаковое                               |
| Количество<br>регистров              | Малое. Регистры<br>специализи-<br>рованные        | Большое.<br>Регистры<br>универсальные     | Большое.<br>Регистры<br>универсальные    |
| Доступ к памяти                      | Кодируется в команде. Выполняется по микрокоманде | Выполняется по<br>специальной<br>команде  | Выполняется по<br>специальной<br>команде |
| Длительность<br>выполнения<br>команд | Различная                                         | Одинаковая (для<br>большинства<br>команд) | Различная                                |

Организация ЭВМ

ИУ6

14

#### Стековая архитектура СК

(+) При размещении операндов в стековой памяти (LIFO) архитектура команд упрощается (большое количество действий выполняется аппаратно)



#### Операции:

- занесение в стек (PUSH);
- извлечение из стека (РОР);
- выполнение действий на стеком (извлечение операндов из вершины стека, выполнение действий, помещение результата в вершину стека)

Для выполнение арифметических операций их преобразуют к постфиксной форме (Польской записи).

Пример: a = a + b \* (c - d); Постфиксная форма: abcd-\*+; Действия: PUSH a; PUSH b; PUSH c; PUSH d; SUB; MUL; ADD; POP a.

- (-) Отсутствие прямого доступа к памяти ограничивает область применения.
- (-) Сложность организации параллельной обработки.

# Стековые процессоры (Форт-процессоры)

Блок-схема микропроцессора IGNITE

Сравнение выполнения программы на RISC-процессоре и на стековом микропроцессоре

Набор микросхем TDS9092 FORTH CHIPS

#### Аккумуляторная архитектура СК

Один из операндов должен обязательно находиться в специальном регистре-аккумуляторе. Результат также сохраняется в аккумулятору.



#### Операции:

- занесение в аккумулятор (LOAD);
- извлечение из аккумулятора (STORE);
- выполнение действий над операндами (извлечение первого операнда из аккумулятора, извлечение второго операнда из ОП и помещение во временный теневой регистр ТМР, выполнение действий, помещение результата в аккумулятор).

Пример: a = a + b \* (c -d); Определение троек: T1=c-d; T2=b\*T1; T3=a+T2; Действия:LOAD c; SUB D; MUL b; ADD a; STORE a.

- (+) В команде необходимо указывать только адрес второго операнда.
- (+) Ускоряются длинные вычисления (a\*b/c+d-e).
- (-) Наличие одного аккумулятора является узким местом, т.к. временно нею кужный за вругой ретистр или ОП.

## Регистровая архитектура СК

В состав процессора входит большое количество однотипных регистров. В команде необходимо указать номера регистров, хранящих операнды, а также номер регистра операнда.



Для данной архитектуры возможны варианты размещения операндов: оба операнда в памяти; один операнд в памяти и один в РОН; оба операнда в РОН.

Для уменьшения размерности команд и для упрощения декодирования накладывают ограничения на размещение операндов.

# Архитектура VLIW – Very Long Instruction Word

В процессорах VLIW задача распределения решается во время компиляции и в инструкциях явно указано, какое вычислительное устройство должно выполнять какую команду.

Эльбрус-3 и его микропроцессорное исполнение Эльбрус 2000 (E2K) также являются VLIW процессорами.

Микропроцессор Intel Itanium имеет как традиционную систему команд IA-32, так и систему команд «с явным параллелизмом» (англ. Explicitly Parallel Instruction Computing, EPIC), исполняемую VLIW-ядром

| Вариант                                                     | (+)                                                                                                             | (-)                                                                                                                                          |
|-------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------|
| Оба операнда<br>находятся в<br>регистрах                    | Простота аппаратной реализации. Простота параллельной обработки.                                                | Избыточность в команде из-за сложности кодирования с кратностью 8 бит                                                                        |
| Один операнд<br>находится в<br>регистре, а один в<br>памяти | Код компактен. Данные<br>поступают в ALU без<br>промежуточного хранения<br>в РОН                                | Наличие адреса в команде<br>усложняет дешифрацию и<br>сокращает возможное<br>кол-во РОН, адресуемых в<br>команде.                            |
| Оба операнда<br>находятся в<br>памяти                       | Код наиболее компактен.<br>Возможность выполнения<br>простых действий<br>наиболее быстро без<br>занесения в РОН | Команды имеют максимальную длину. Из-за наличия коротких и длинных команд трудно оптимизировать тракты передачи данных и декодеры инструкций |

#### Типы команд.

- Команды пересылки данных.
  - регистр-регистр
  - регистр-память
  - память-память
- Команды арифметической и логической обработки (сложение, вычитание, умножение, деление, инкремент, декремент, сравнение, операции над ЧПЗ, логические операции, операции сдвига).
   Сдвиг: логический, арифметический, циклический, циклический через дополнительным разряд.
- Команды работы со строками (могут быть реализованы набором других команд, однако удобны при работе с символьной информацией).
- Команды векторной обработки (позволяет выполнять однотипные действия над большим количеством однородных данных). Пример арифметики с насыщением:

1011 0111 1010

- + <u>0001 1001 1000</u> 1100 1111 1111
- Команды преобразования: служат для табличного преобразования данных из одной системы кодов в другую (2-10 <-> 2)

- •Команды ввода/вывода. Служат для управления, проверки состояния и обмена данными с периферийными устройствами.
  - Команды вывода в порт
  - Команды ввода из порта.
- •Команды управления потоком команд. Данные команды служат для указания очередности выполняемых команд.

Вычисление адреса очередной команды может выполняться несколькими способами:

- увеличением адреса на длину исполненной (естественный порядок).
- изменением адреса на длину следующей (перешагивание)
- изменением адреса на значение, указанное в текущей команде (короткий переход).
- непосредственное указание следующей команды (длинный переход).

Перечисленные команды могут выполняться лишь по некоторому условию (уловные переходы).

Команды условного перехода составляют 80% команд управления. Команды безусловного перехода: вызовы и возвраты из процедур, и.т.д.

## Форматы команд.

### Операционная часть

#### Адресная часть

1. Четырехадресная команда.

| коп                           | 1 операнд    | 2 операнд                                                                                          | результат                            | Адр след ком. |
|-------------------------------|--------------|----------------------------------------------------------------------------------------------------|--------------------------------------|---------------|
| 2. Трехадресная               | команда      |                                                                                                    |                                      |               |
| КОП                           | 1 операнд    | 2 операнд                                                                                          | результат                            | _             |
| 3. Двухадресная               | команда.     |                                                                                                    | Уапаутелы                            | э ппа         |
| КОП                           | 1 операнд    | 2 оп-д/результат                                                                                   | Характерна<br>CISC-архи <sup>-</sup> |               |
| 4. Аккумуляторная архитектура |              |                                                                                                    |                                      | «VMVЛЯТОПЕ    |
| КОП                           | 1 операнд    | Второй операнд хранится в аккумуляторе.<br>Данный формат команд характерен для<br>RISC-архитектур. |                                      |               |
| 5. Нульоперандн               | ная команда. |                                                                                                    |                                      |               |
| КОП                           | _            |                                                                                                    |                                      |               |

#### Способы адресации



<u>Непосредственная</u> <u>адресация</u>

| КОП | CA | Непосредственный операнд |
|-----|----|--------------------------|
|-----|----|--------------------------|

Вместо адреса команда содержит непосредственно операнд.

- (+) команда выполняется быстро
- (-) непосредственный операнд может не войти в команду



Адрес в команде является адресом операнда

- (+) если операнд находится в памяти, то это самый быстрый способ указать на него
- (-) заранее определенный адрес влияет на переносимость программы.
- (-) Адрес занимает много места

#### Неявная адресация

коп са

Операнд подразумевается (следует из КОП).

- (+) Команда занимает мало места
- (-) только такие командах нельзя использовать для построение всей системы команд.

#### Регистровая адресация

Адрес в команде указывает не на ячейку ОП, а на регистр.

- (+) Быстрее прямой адресации
- (-) Количество регистров ограничено





#### <u>Относительная</u> <u>адресация</u>

Адрес вычисляется относительно счётчика команд

(+) Код переносим, команды занимают мало места

(-) Может понадобиться длинный адрес



### <u>Базовая регистровая</u> <u>адресация</u>

Адрес в команде представляет собой смещение, которое складывается со значением в базовом регистре для получения адреса операнда

- (+) Удобна для работы со структурами данных, размещаемых динамически.
- (-) Переносимость меньше, чем у относительной адресации

КОП СА Базовый адрес

Индексный регистр

Смещение

ОП

Операнд

КОП

Базовый регистр

Адрес

CA

Индексная регистровая адресация

В поле адреса команды содержится базовый адрес, складываемый со значением смещения в индексном регистре.

- (+) Удобна для работы со структурами данных, размещаемых динамически.
- (-) Переносимость меньше, чем у относительной адресации

ОП Операнд База Смещение База Индекс

Смещение

#### <u>Автоинкрементная/автодекрементная</u> <u>адресация</u>

Разновидность регистровой индексной или базовой адресации. До или после выполнения команды значение базового или индексного регистра увеличивается/уменьшается на единицу.

- (+) Способ адресации удобен для команд обработки строк.
- (-) Автоматическое изменение часто требуется выполнять на величину, большую единицы.

#### <u>Индексная адресация с</u> <u>масштабированием</u>

Индексный регистр умножается на масштаб M и суммируется с базовым адресом из команды.

- (+) Удобен для модификации адреса на величину М.
- (-) Вычисление адреса замедляется, т.к. требуется выполнять умножение.





#### <u>Базовая индексная адресация с</u> <u>масштабированием</u>

Адрес определяется по формуле Адрес=Индекс\*Масштаб+База+Смещение.

- (+) Базовая индексная адресация с масштабированием часто используется при обращении к системным таблицам, находящимся в ОП (таблица дескрипторов, таблицы страниц, таблица векторов прерываний и т.д.)
- (-) Ограниченное на величину М (М=1,2,4,8).



